Mostrar el registro sencillo del ítem

dc.contributor.authorFernández-Herrera, David Guillermo
dc.date2014-07-25
dc.date.accessioned2015-04-22T13:52:51Z
dc.date.available2015-04-22T13:52:51Z
dc.date.issued2015-04-22
dc.identifier.urihttps://reunir.unir.net/handle/123456789/2830
dc.description.abstractDebido a la naturaleza de gran multitud de algoritmos criptográficos de realizar tareas computacionalmente intensivas y que posibilitan un alto grado de paralelismo en sus operaciones, la utilización de FPGAs para su implementación puede ser una solución óptima. El tiempo dedicado a la verificación de los diseños en FPGA es uno de los grandes obstáculos en los proyectos que utilizan estos dispositivos, debido principalmente a la lentitud de las simulaciones realizadas en PC y por la dificultad que implica realizar un banco de pruebas complejo en un lenguaje de descripción hardware. Para solucionar estos problemas, el presente Trabajo Fin de Máster describe cómo desarrollar una sencilla aplicación genérica para gestionar la entrada/salida de datos desde el entorno Simulink y transmitirlos de forma eficiente a un algoritmo que se esté ejecutando en una FPGA mediante co-simulación Hardware. Para tal propósito, se hace uso de la herramienta System Generator de Xilinx.es_ES
dc.language.isospaes_ES
dc.rightsopenAccesses_ES
dc.subjectco-simulaciónes_ES
dc.subjectcriptografíaes_ES
dc.subjectsystem generatores_ES
dc.subjectFPGAes_ES
dc.subjecthardwarees_ES
dc.subjectseguridad informáticaes_ES
dc.subjectMáster Universitario en Seguridad Informática
dc.titleImplementación basada en co-simulación HW de un algoritmo criptográfico en una FPGA.es_ES
dc.typemasterThesises_ES
reunir.tag~73es_ES


Ficheros en el ítem

Thumbnail

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem